Рубрикатор |
Все новости | Новости отрасли |
Создан альянс, продвигающий конкурента архитектуры x86
14 марта 2019 |
Linux Foundation анонсировала запуск проекта CHIPS (Common Hardware for Interfaces, Processors and Systems) Alliance, участники которого займутся развитием чипов с открытыми спецификациями. Первыми членами нового альянса стали Esperanto, Google, SiFive и Western Digital.
Эти и другие компании, присоединившиеся к организации, будут поддерживать открытую спецификацию архитектуры набора команд RISC-V, основанного на принципах сокращенного набора инструкций (RISC, Reduced Instruction Set Computer).RISC-V конкурирует с архитектурой x86, развиваемой Intel, и представляет собой описание ассемблерных инструкций, способа их кодирования и семантики работы. RISC-V позволяет создавать полностью открытые SoC и процессоры.
В рамках CHIPS Alliance производители будут продвигать проекты по созданию готовых реализаций открытых CPU и однокристальных систем, использующих архитектуру RISC-V. Участники альянса создадут стандартный открытый формат чипов мобильных устройств, вычислительных систем, потребительской электроники и интернета вещей. Кроме того, планируется разработать открытые блоки для встраиваемых ядер и SoC, которые найдут применение в облачном оборудовании и дата-центрах.[1]
На момент начала работы CHIPS Alliance организации переданы следующие проекты:
- SweRV Core - 32-разрядный RISC-V процессор, разработанный компанией Western Digital;
- Разработанная Google универсальная методология верификации (UVM) для стресс-тестирования вычислительных элементов RISC-V и инструментов для проектирования.
- Созданные в SiFive генератор RocketChip SoC, когерентный интерфейс TileLink для связывания компонентов SoC и фреймворк Diplomacy.
Источник: TAdviser
Читайте также:
Представлен отечественный сервер на базе процессоров Intel последнего поколения
Intel заявила о приостановке всех деловых операций в РФ
AMD и Intel остановили поставки в Россию процессоров и видеокарт
Компания «Аэродиск» начала разработки собственного контроллера NVMe 2.0 на базе архитектуры RISC-V
Оставить свой комментарий:
Комментарии по материалу
Данный материал еще не комментировался.